Samsung certifierar verktyg för 5 nanometer

Samsung certifierar verktyg för 5 nanometer

Efter 7 nanometer blir nästa stor teknikkliv 5 nanometer och Samsung är på god väg. Nu meddelas att verktygen för den nya tillverkningstekniken är certifierade och redo.

Läs hela artikeln här

Bara väntar tills det inte går att krympa längre och undrar vad för roligt de hittar på då.

Skickades från m.sweclockers.com

Skrivet av Spawnbadboy:

Bara väntar tills det inte går att krympa längre och undrar vad för roligt de hittar på då.

Skickades från m.sweclockers.com

Carbon nanotubes t.ex.:

https://en.wikipedia.org/wiki/Carbon_nanotube

Förmodligen har samtidigt kostnaden för att designa CPU / GPU för processen blivit så hög att det inte är lönsamt längre.

Bilden nedan om jag förstått det hela rätt visar hur mycket dyrare det förutspås att bli att designa en komplex GPU när noderna krymper.

https://semiengineering.com/big-trouble-at-3nm/

Skrivet av Spawnbadboy:

Bara väntar tills det inte går att krympa längre och undrar vad för roligt de hittar på då.

Skickades från m.sweclockers.com

Vänta du bara, Snart kan man trycke upp ett grafikkort i näsan

Börjar bli dags att inkludera en decimal i dessa värden

Skrivet av Spawnbadboy:

Bara väntar tills det inte går att krympa längre och undrar vad för roligt de hittar på då.

Skickades från m.sweclockers.com

Då får man ge sig på den största flaskhalsen, dålig mjukvara.

25% transistorökning tycker jag är lite i minsta laget för krympning av en nod , jämfört med hur det var förr i tiden

Skrivet av svolter:

Förmodligen har samtidigt kostnaden för att designa CPU / GPU för processen blivit så hög att det inte är lönsamt längre.

Bilden nedan om jag förstått det hela rätt visar hur mycket dyrare det förutspås att bli att designa en komplex GPU när noderna krymper.

https://semiengineering.com/wp-content/uploads/2018/06/nano3.png
https://semiengineering.com/big-trouble-at-3nm/

Den där grafen från IBS Research har använts lite varstans. Den har en massa antaganden som inte alls är generella. Kostnaden beror väldigt mycket på hur mycket som är nytt. Är det en portning från en högre nod? Är det en deriverad krets, (kapa Navi i hälften för att få en billigare krets som passar i laptops t.ex.), hur mycket består av inköpt validerad IP, och så vidare.
Waferkostnaden just nu är ca. $5000 på 16/12nm och ”någonstans under $10000” på 7nm. (Skulle dra till med $8000, men det är ett skott i mörkret och beror rimligen duktigt på volym.)
Initial kostnad för 5nm uppskattas till $12500/wafer, men vem vet vad Apple betalar egentligen? Kostnaden/wafer för en nod sjunker över tid. IBS uppskattade för bara några år sedan initialkostnaden/wafer på 16nm till $16000/wafer. Skulle inte tillmäta deras prognoser alltför stor vikt.

Intressant. Men mycket som är smått oklart fortfarande.
I sammanhanget är det stora nyheter att Samsung går ut med att man håller på certifierar att verktygen från Cadence och Synopsis är klara. Det borde väl skvallra när det når ut utanför de traditionella kretsarna (IC-krets braschen) att det är inte helt enkelt att gå till EUV på 5 nm. Rätt stor milestone då låter det som.
Cadence är ju tex inte något alla har hört talas om. Men för IC krets design är det ju ungefär som Photoshop för bildbehandling.
Skickades från m.sweclockers.com

Imponerande

Skickades från m.sweclockers.com